本書是「圖解實用電子技術叢書」之一。本書從數字電路與模擬電路的區別人手,介紹數字電路和數字IC,基本元件AND、0R、NOT的動作,觸發器,計數器,定時器與時鍾電路的制作,移位寄存器,高性能組合電路,基本接口,絕緣接口,由HDL組成的數字電路設計等。
本書圖表豐富,將作者多年的工作經驗與具體設計實例最大程度地整合在一起,直接帶給讀者最實用的電路設計技巧。
本書可供從事數字電路開發與設計的技術人員參考,也可作為電子、自動化等相關專業師生的參考用書。
目錄
第1章 數字電路和模擬電路
1.1 世界上電信號是否是模擬信號
1.2 變化電壓
1.3 在數字電路中處理模擬信號
1.4 數字電路的優點
1.5 數字系統的優點
第2章 數字電路和數字IC
2.1 數字電路
2.1.1 表示燈亮、滅的方法
2.1.2 區別「H」電平和「L」電平的電路
2.2 實際IC的邏輯電平
2.2.1 電源用5V啟動
【專欄】TTL和CMOS
2.2.2 研究數字IC的「H」電平和「L」電平
【專欄】數字IC的型號
2.2.3 IC的「H」電平和「L」電平的規格
【專欄】邏輯系列的種類
2.2.4 5V電源發生變動的情況下
2.3 輸入信號和輸出信號的時間關系
2.3.1 輸出信號一定比輸入信號滯后
2.3.2 IC滯后時間的表示方法
2.3.3 實際IC的滯后時間
2.4 將IC相連接時的問題
2.4.1 可連接的負載的數量——輸出負載數
2.4.2 TTL情況下由輸入輸出電流值決定
2.4.3 系列不同時要加以注意
2.4.4 CMOS情況下滯后時間增加
2.4.5 連接TTL和CMOS時的注意點
【專欄】旁路電容的作用
第3章 基本元件AND、OR、NOT的動作
3.1 三種基本邏輯門AND、OR、NOT
3.1.1 邏輯與門(AND)
3.1.2 邏輯或門(OR)
3.1.3 邏輯非門(NOT)
3.1.4 AND、OR、NOT的組合電路舉例
3.1.5 掌握門電路的圖形
【專欄】邏輯電路圖形符號
3.2 將期望的功能置換為門電路
3.2.1 與非門NAND、或非門NOR的作用
3.3.2 o符號的使用方法和邏輯的置換
3.2.3 組合電路練習
3.2.4 異或門EXOR
【專欄】IEC/JIS規定的邏輯電路圖的表示
第4章 觸發器
4.1 保持數字信號的基本技術
4.1.1 在信號上加鎖——鎖存器
4.1.2 RS鎖存器
4.1.3 決定最初狀態的初始化
4.1.4 實際的RS鎖存器
【專欄】關於時序圖
4.1.5 專用的RS鎖存器
4.1.6 數據的鎖存
4.1.7 實際的D鎖存器
4.2 與時鍾同步的信號的保持方法
4.2.1 同步RS觸發器
4.2.2 邊沿觸發的觸發器
4.2.3 實際的同步式觸發器
4.2.4 最常使用的JK觸發器
4.3 觸發器的正常利用法
4.3.1 建立時間和保持時間
4.3.2 實際的設計
4.3.3 最高重復頻率
4.3.4 與時鍾同步的邊沿檢測
4.3.5 與輸入信號同步的邊沿檢測
4.3.6 2相信號發生電路
第5章 計數器
5.1 數的計數法
5.2 計數器的構成和基本動作
5.3 計數器IC的利用方法
5.4 4000/4500CMOS系列特有的計數器IC
第6章 制作定時電路
6.1 制作定時的基本技術
6.2 應用延遲電路的定時電路
6.3 單穩多諧振盪器
第7章 制作時鍾電路
7.1 利用RC延遲的振盪電路
7.2 穩定度高的振盪電路
第8章 移位寄存器
8.1 移位寄存器的基本功能
8.2 計數器功能的利用方法
8.3 串行傳輸電路中的應用
第9章 高性能的組合電路
9.1 譯碼器
9.2 編碼器
9.3 數據選擇器/多路轉換器
第10章 基本接口
10.1 和機械觸點的接口
10.2 整形波形的電路
10.3 晶體管的利用和電平變換
10.4 驅動大負載
第11章 絕緣接口
11.1 使用光電耦合器
第12章 由HDL組成的數字電路設計
12.1 不畫電路圖的設計方法
12.2 HDL(Hardware Description I Language)
12.3 HDL的描述方法
12.4 D觸發器
12.5 計數器和移位寄存器
12.6 加法器的動作和設計
12.7 乘法器的動作和設計
參考文獻
1.1 世界上電信號是否是模擬信號
1.2 變化電壓
1.3 在數字電路中處理模擬信號
1.4 數字電路的優點
1.5 數字系統的優點
第2章 數字電路和數字IC
2.1 數字電路
2.1.1 表示燈亮、滅的方法
2.1.2 區別「H」電平和「L」電平的電路
2.2 實際IC的邏輯電平
2.2.1 電源用5V啟動
【專欄】TTL和CMOS
2.2.2 研究數字IC的「H」電平和「L」電平
【專欄】數字IC的型號
2.2.3 IC的「H」電平和「L」電平的規格
【專欄】邏輯系列的種類
2.2.4 5V電源發生變動的情況下
2.3 輸入信號和輸出信號的時間關系
2.3.1 輸出信號一定比輸入信號滯后
2.3.2 IC滯后時間的表示方法
2.3.3 實際IC的滯后時間
2.4 將IC相連接時的問題
2.4.1 可連接的負載的數量——輸出負載數
2.4.2 TTL情況下由輸入輸出電流值決定
2.4.3 系列不同時要加以注意
2.4.4 CMOS情況下滯后時間增加
2.4.5 連接TTL和CMOS時的注意點
【專欄】旁路電容的作用
第3章 基本元件AND、OR、NOT的動作
3.1 三種基本邏輯門AND、OR、NOT
3.1.1 邏輯與門(AND)
3.1.2 邏輯或門(OR)
3.1.3 邏輯非門(NOT)
3.1.4 AND、OR、NOT的組合電路舉例
3.1.5 掌握門電路的圖形
【專欄】邏輯電路圖形符號
3.2 將期望的功能置換為門電路
3.2.1 與非門NAND、或非門NOR的作用
3.3.2 o符號的使用方法和邏輯的置換
3.2.3 組合電路練習
3.2.4 異或門EXOR
【專欄】IEC/JIS規定的邏輯電路圖的表示
第4章 觸發器
4.1 保持數字信號的基本技術
4.1.1 在信號上加鎖——鎖存器
4.1.2 RS鎖存器
4.1.3 決定最初狀態的初始化
4.1.4 實際的RS鎖存器
【專欄】關於時序圖
4.1.5 專用的RS鎖存器
4.1.6 數據的鎖存
4.1.7 實際的D鎖存器
4.2 與時鍾同步的信號的保持方法
4.2.1 同步RS觸發器
4.2.2 邊沿觸發的觸發器
4.2.3 實際的同步式觸發器
4.2.4 最常使用的JK觸發器
4.3 觸發器的正常利用法
4.3.1 建立時間和保持時間
4.3.2 實際的設計
4.3.3 最高重復頻率
4.3.4 與時鍾同步的邊沿檢測
4.3.5 與輸入信號同步的邊沿檢測
4.3.6 2相信號發生電路
第5章 計數器
5.1 數的計數法
5.2 計數器的構成和基本動作
5.3 計數器IC的利用方法
5.4 4000/4500CMOS系列特有的計數器IC
第6章 制作定時電路
6.1 制作定時的基本技術
6.2 應用延遲電路的定時電路
6.3 單穩多諧振盪器
第7章 制作時鍾電路
7.1 利用RC延遲的振盪電路
7.2 穩定度高的振盪電路
第8章 移位寄存器
8.1 移位寄存器的基本功能
8.2 計數器功能的利用方法
8.3 串行傳輸電路中的應用
第9章 高性能的組合電路
9.1 譯碼器
9.2 編碼器
9.3 數據選擇器/多路轉換器
第10章 基本接口
10.1 和機械觸點的接口
10.2 整形波形的電路
10.3 晶體管的利用和電平變換
10.4 驅動大負載
第11章 絕緣接口
11.1 使用光電耦合器
第12章 由HDL組成的數字電路設計
12.1 不畫電路圖的設計方法
12.2 HDL(Hardware Description I Language)
12.3 HDL的描述方法
12.4 D觸發器
12.5 計數器和移位寄存器
12.6 加法器的動作和設計
12.7 乘法器的動作和設計
參考文獻
網路書店
類別
折扣
價格
-
新書87折$183