緒論
第1章 數制與碼制
1.1 進位計數制
1.1.1 十進制數的表示
1.1.2 二進制數的表示
1.1.3 八進制數和十六制數的表示
1.1.4 二進制的算術運算和邏輯運算
1.2 數制轉換
1.2.1 二進制數和十進制數之間的轉換
1.2.2 八進制數、十六進制數與二進制數的轉換
1.3 帶符號數的代碼表示
1.3.1 真值與機器數
1.3.2 原碼
1.3.3 反碼
1.3.4 補碼
1.3.5 機器數的運算
1.4 數碼和字符的代碼表示
1.4.1 十進制數的二進制編碼
1.4.2 可靠性編碼
1.4.3 字符代碼
習題
第2章 邏輯函數及其化簡
2.1 邏輯代數
2.1.1 邏輯變量與邏輯函數
2.1.2 基本邏輯運算
2.1.3 復合邏輯運算
2.1.4 邏輯函數與真值表
2.1.5 邏輯函數的相等
2.2 邏輯代數的定律及規則
2.2.1 邏輯代數的基本定律
2.2.2 邏輯代數的三個規則
2.2.3 邏輯代數的常用公式
2.3 邏輯函數的化簡
2.3.1 邏輯函數的標准形式
2.3.2 邏輯函數的代數化簡法
2.3.3 卡諾圖化簡法
2.3.4 邏輯函數的列表化簡法
習題
第3章 邏輯門電路
3.1 概述
3.2 門電路邏輯符號及其外部特性
3.2.1 簡單邏輯門電路
3.2.2 復合邏輯門電路
3.2.3 正負邏輯問題
3.3 典型邏輯門電路及其主要技術參數
3.3.1 二極管門電路
3.3.2 三極管邏輯非門
3.3.3 TTL集成邏輯門
3.3.4 三態輸出門(TS門)
3.3.5 MOS邏輯門
習題
第4章 組合邏輯電路
4.1 概述
4.1.1 什麼是組合邏輯電路
4.1.2 組合邏輯電路邏輯功能的描述
4.2 組合邏輯電路的分析方法
4.2.1 組合邏輯電路一般分析方法
4.2.2 組合電路分析舉例
4.3 常用組合邏輯電路
4.3.1 加法器
4.3.2 編碼器
4.3.3 譯碼器
4.3.4 數據選擇器
4.3.5 數值比較器
4.4 組合邏輯電路的設計
4.4.1 采用小規模集成器件設計組合邏輯電路
4.4.2 采用中規模集成器件實現組合邏輯電路
4.5 組合邏輯電路的競爭—冒險
4.5.1 競爭—冒險的成因
4.5.2 判斷是否存在冒險的方法
4.5.3 消除競爭冒險的措施
習題
第5章 觸發器
5.1 概述
5.2 RS觸發器
5.2.1 基本RS觸發器
5.2.2 時鍾控制RS觸發器
5.2.3 主從RS觸發器
5.2.4 集成RS觸發器
5.2.5 基本RS觸發器的簡單應用
5.3 J K觸發器
5.3.1 鍾控JK觸發器電路結構與工作原理
5.3.2 主從JK觸發器
5.3.3 主從JK觸發器的一次翻轉現象
5.3.4 邊沿JK觸發器動作特點
5.4 D觸發器
5.4.1 D觸發器的電路結構與工作原理
5.4.2 邊沿D觸發器
5.5 T觸發器
5.6 各類觸發器的轉換
5.6.1 JK觸發器轉換為其他觸發器
5.6.2 D觸發器轉換為其他觸發器
習題
第6章 時序邏輯電路
6.1 概述
6.2 同步時序邏輯電路分析
6.2.1 同步時序邏輯電路的分析方法
6.2.2 同步時序邏輯電路的分析舉例
6.3 常用同步時序邏輯電路
6.3.1 寄存器
6.3.2 計數器
6.4 同步時序邏輯電路的設計
6.4.1 設計方法
6.4.2 設計舉例
6.5 中規模同步時序邏輯電路的分析和設計
6.5.1 中規模同步時序邏輯電路的分析
6.5.2 中規模同步時序邏輯電路的設計
6.6 異步時序邏輯電路
6.6.1 脈沖異步時序邏輯電路
6.6.2 電平異步時序邏輯電路分析
習題
第7章 脈沖波形的產生與整形
7.1 概述
7.1.1 脈沖信號的特點
7.1.2 脈沖產生與整形電路的基本分析方法
7.2 單穩態觸發器
7.2.1 用門電路構成的單穩態觸發器
7.2.2 集成單穩態觸發器
7.2.3 應用舉例
7.3 多諧振盪器
7.3.1 用門電路構成多諧振盪器
7.3.2 石英晶體多諧振盪器
7.3.3 應用舉例
7.4 施密特觸發器
7.4.1 用門電路構成的施密特觸發器
7.4.2 集成施密特觸發器
7.4.3 主要應用
7.5 555定時電路及其應用
7.5.1 555定時器的內部電路結構與工作原理
7.5.2 555定時器構成單穩態觸發器
7.5.3 555定時器構成施密特觸發器
7.5.4 555定時器構成多諧振盪器
習題
第8章 半導體存儲器
8.1 概述
8.1.1 半導體存儲器的特點與技術指標
8.1.2 半導體存儲器的分類
8.2 只讀存儲器(ROM)
8.2.1 ROM芯片基本結構和工作原理
8.2.2 各類ROM的存儲單元結構及編程原理
8.3 隨機存取存儲器(RAM)
8.3.1 RAM的基本結構和工作原理
8.3.2 RAM的存儲單元
8.3.3 RAM存儲容量的擴展
習題
第9章 基於可編程邏輯器件的現代數字系統設計
9.1 概述
9.1.1 傳統數字系統設計方法存在的問題
9.1.2 基於PLD的現代數字系統設計流程
9.1.3 傳統與現代數字系統設計方法比較
9.2 可編程邏輯器件
9.2.1 PLD電路簡介
9.2.2 通用陣列邏輯GAL
9.2.3 復雜可編程邏輯器件CPLD
9.2.4 現場可編程門陣列FPGA
9.2.5 PLD的編程與配置
9.3 Quartus II使用方法
9.3.1 Quartus II簡介
9.3.2 原理圖輸入設計
9.3.3 HDL輸入設計
9.3.4 原理圖與HDL混合輸入設計
9.4 數字電路的VHDL設計
9.4.1 VHDL語法概要
9.4.2 組合電路的VHDL設計
9.4.3 時序電路的VHDL設計
9.4.4 存儲器的VHDL設計
習題
第10章 D/A和A/D轉換器及應用
10.1 概述
10.2 D/A轉換器
10.2.1 權電阻網絡D/A轉換器
10.2.2 倒T型電阻網絡D/A轉換器
10.2.3 D/A轉換器的主要技術參數
10.2.4 常用D/A轉換器件及應用
10.3 A/D轉換器
10.3.1 A/D轉換原理
10.3.2 並聯比較型A/D轉換器
10.3.3 反饋比較型A/D轉換器
10.3.4 雙積分型A/D轉換器
10.3.5 A/D轉換器的主要技術參數
10.3.6 常用A/D器件及應用
習題
第11章 數字系統綜合設計
11.1 8位10進制頻率計設計
11.1.1 測頻原理
11.1.2 時序控制電路設計
11.1.3 8位10進制計數器設計
11.1.4 8位數碼管顯示驅動電路設計
11.1.5 整體電路設計與測試
11.2 簡易正弦信號發生器設計
11.2.1 設計原理
11.2.2 定制ROM及其初始化
11.2.3 地址發生器設計
11.2.4 整體電路設計與測試
11.3 電壓表的設計——A/D轉換器的應用
11.3.1 數字電壓表的基本組成
11.3.2 數字電壓表的主要技術指標
11.3.3 設計方案比較
11.3.4 液晶顯示電壓表的電路設計
11.4 射頻監視切換器設計
11.4.1 射頻監視切換器的設計要求
11.4.2 設計方案比較
11.4.3 單元電路設計
11.4.4 總體電路設計
習題
附錄 部分常用中小規模數字集成電路器件介紹
參考文獻