第1章 EDA技術概述
1.1 EDA技術及其發展歷程
1.2 EDA技術的實現目標和設計流程
1.3 EDA技術的特征和優勢
1.4 EDA技術的發展趨勢
1.5 EDA技術的主要內容及學習方法
第2章 FPGA/CPLD器件結構及應用
2.1 概述
2.2 簡單低密度PLD器件的基本結構
2.3 典型FPGA器件的結構與工作原理
2.4 典型CPLD器件的結構與工作原理
2.5 可編程邏輯器件的測試技術
2.6 FPGA/CPLD器件配置
2.7 FPGA/CPLD產品概述
2.8 FPGA/CPLD器件標志及應用選擇
第3章 Quartus Ⅱ應用向導
3.1 設計流程
3.2 開發環境主界面
3.3 原理圖設計輸入
3.4 項目工程全編譯
3.5 仿真
3.6 時序約束
3.7 器件編程/配置
3.8 Quartus Ⅱ文本輸入設計方法
3.9 宏功能模塊與IP應用
3.10 高級功能的應用
第4章 VHDL結構與要素
4.1 概述
4.2 VHDL的基本結構
4.3 VHDL語言要素
第5章 VHDL基本語句
5.1 VHDL順序語句
5.2 VHDL並行語句
第6章 EDA實踐
6.1 組合邏輯電路設計實踐
6.2 時序邏輯電路設計實踐
6.3 存儲器設計實踐
6.4 狀態機設計實踐
6.5 EDA綜合設計實踐
6.6 EDA設計優化
第7章 EDA技術實驗
7.1 EDA技術實驗基本要求
7.2 1位全加器的設計實驗
7.3 7段數碼顯示譯碼器設計
7.4 含異步清零和同步時鍾始能的4位加法計數器設計
7.5 層次化設計的VHDL文本實現
7.6 數控分頻器的設計
7.7 A/D采樣控制器設計
7.8 流水線乘法累加器的混合輸入設計
7.9 等精度頻率計/相位計設計
第8章 EDA實驗開發系統
8.1 GW48實驗開發系統簡介
8.2 Altera DE2開發板簡介
參考文獻